TUGAS PENDAHULUAN MODUL 2
1. Kondisi [KEMBALI]
Pada rangkaian inputan
pertama gerbang and disambung pada
logicstate yang dimana berfungsi untuk mengubah nilai ( 0 atau 1), output dari
gebang and kemudian dihubungkan ke clock U9. Yang dimana inverter dihubungkan
pada input R. Input R dan Input S dari Q' U9 yang outputnya merupakan inverter yang
telah dihubungkan ke pada input R, sedangkan Q dihubungkan ke input A dari Ic
74ls47D. Untuk Input kedua, inputnya dihubungkan ke output gerbang nand, yang dimana
input dari gerbang nand ini sedniri dihubungkan ke pin B, pin D pada IC 74lS47D
dan ke output Q dari RS flip-flop U17.
Kemudian untuk Q' U9 dihubungkan
ke RS flip-flop kedua atau U12 yang kemudian dijadikan sebagai clock dari
U12. Inverter pada U12 dihubungkan ke
input R. Pada input R dan Input S berasal dari Q' U12 yang outputnya merupakan inverter
yang telah dihubungkan ke pada input R dan kemudian untuk output Q dihubungkan
dengan input B dari IC 74ls47D. Dan begitu seterusnya yang dimana Q' U12 dihubungkan
RS flip flop ketiga atau U15 yang juga dijadikan clock dari U15 dengan Q dihubungkan
ke input C IC 74ls47D, kemudian Q' U15 dihubungkan RS flip flop keempat atau
U17 yang
juga dijadikan sebagai clock dari U17 dengan Q dihubungkan ke input D IC
74ls47D .
Pada rangkaia ini Clock flip-flopnya
bersifat aktif tinggi, yang dimana saat logicstate pada gerbang and awalnya
bernilai 0, kemudian diganti menjadi 1 sebanyak 1 kali, maka pada saat clock
bernilai aktif tinggi maka pada seven segmen anoda akan menampilkan angka 1. Sedangkan
untuk membentuk angka 2, kita harus mengklik logicstatse pada input gerbang and
sebanyak 2 kali dan saat clock aktif tinggi akan ditampilkan angka 2 pada seven
segmen anoda, begitu seterusnya jika menginginkan angka lain.
Tidak ada komentar:
Posting Komentar